ФУНКЦИОНАЛЬНАЯ СХЕМА АППАРАТУРЫ ОБРАБОТКИ




 

Аппаратура обработки размещается в моноблоке. Он состоит из дешифратора, аппаратуры обработки и устройства контроля.

В состав дешифратора входят ячейки:

ЯС1- РБ064 - дешифратор синхросигнала;

ЯС1- ПЕ095 - дешифратор информации.

В состав аппаратуры обработки входят следующие ячейки:

ЯС1 - ЛК084 - устройство дальности;

ЯС1 - TP014 - устройство цифрового ввода;

ЯС1 - ПК077 - устройство тактового питания;

ЯС1 - ВТ034 - устройство памяти (4 шт.);

ЯС1 - ЛП265 - устройство управления;

ЯС1 - НГ031 - устройство эшелонатора.

Устройство контроля состоит из двух ячеек ЯС1-СИ181 и ЯС1-СИ182.

Сигналы информационной части (ИЧ) с НРЗ и сигналы ОО с аппаратуры сопряжения поступают на вход ячейки ЯС1-ПК077, на входное устройство. Входное устройство обеспечивает согласование входных сигналов с логическим уровнем интегральных схем. Согласование осуществляется путем ограничения амплитуды входных сигналов.

Кроме этого, входное устройство позволяет в режиме функционального контроля (при поступлении сигнала "Строб К") использовать в качестве входных сигналов ИЧ и ОО сигналы КИЧ и КОО. Эти сигналы формируются устройством контроля. С выхода входного устройства сигналы ИЧ и ОО поступают на вход ячейки ЯС1-РБ064 на дешифратор синхросигнала. Дешифратор обеспечивает:

задержку сигнала ИЧ на 20 мкс;

задержку сигнала ОО;

декодирование ключевого кода (признака слова);

управление работой дешифратора информации.

Так как признак слова в сигнале ИЧ имеет жесткую временную расстановку, а сигнал ОО задержан относительно импульсов признака слова (см. рис. 60), то для выделения признака слова из сигнала ИЧ необходима определенная задержка. Эту задержку обеспечивает дешифратор синхросигнала. После выделения признака слова он формирует синхросигнал, разрешающий прием дальнейшей информации сигнала ИЧ.

Сигнал ИЧ поступает на формирователь 1, который расширяет длительность импульсов на 0,75 мкс. С выхода формирователя импульсы поступают на вход регистра сдвига 1.

Регистр обеспечивает задержку импульсов на 4; 7,75; 11,75; 15,75; 19,75 мкс. С его выхода задержанные импульсы поступают на схему декодирования признака слова. Для декодирования признака слова, № используются задержки 0 мкс, 11,75 мкс и 19,75 мкс, а также признак запроса номера. При отсутствии признака запроса номера производится декодирование признака слова запроса высоты (Н). Для этого используются задержки 0 мкс, 7,75 мкс и 15,75 мкс. В результате декодирования формируется сигнал С/С. Этот сигнал поступает на стробирующий вход мультиплексора 1.

Сигнал ОО поступает на формирователь 2, где задерживается на 1,5 мкс и расширяется на 2,25 мкс. Расширение сигнала ОО необходимо для компенсации случайной составляющей задержки сигнала ОО по отношению к сигналу ИЧ (из-за разной длины каналов передачи сигналов). С выхода формирователя сигнал ОО поступает на вход регистра, который осуществляет его задержку. Одновременно сигнал ОО поступает на вход схемы коммутации (2И - ИЛИ 2). Задержку сигнала ОО можно изменять. Управление изменением задержки осуществляется с помощью переключателя ЗАДЕРЖКА ОО МКС 4,0-0. Установка требуемой задержки зависит от первоначального сдвига сигнала ОО относительно момента декодирования признака слова (т.е. зависит от удаления аппаратуры ИО-4М от НРЗ и РЛС).

Если сдвиг сигнала ОО составляет 7-10,5 мкс, то переключатель ЗАДЕРЖКА ОО МКС 4,0-0 необходимо установить в положение 0. В этом случае на выход схемы коммутации поступает сигнал ОО с выхода формирователя 2. Если сдвиг сигнала ОО равен 3-6,5 мкс, то переключатель ЗАДЕРЖКА ОО МКС 4,0-0 необходимо установить в положение 4,0. В результате на выход схемы коммутации поступает сигнал ОО, задержанный на регистре сдвига 2. С выхода схемы коммутации сигнал поступает на вход регистра сдвига 3. Выходы регистра сдвига 3 подключены к входам мультиплексоров 1 и 2. Управляются мультиплексоры с помощью переключателей ЗАДЕРЖКА ОО МКС 0,5-0, 1,0-0, 2,0-0. В результате с помощью данных переключателей устанавливается точно задержка сигнала ОО. С выхода мультиплексора 2 сигнал "ОО компл." поступает на вход ячейки ЯС1-ПК077 на квантователь. С выхода мультиплексора 1 сигнал ОО поступает на вход регистра сдвига 4. Он обеспечивает задержку сигнала ОО на 0,375 мкс. Сигнал с выхода регистра управляет схемой переключения каналов. Сигнал поступает на входы схем совпадения 5 и 6 схемы переключения каналов. Схема разрешает работу счетчику 1 или 2 в зависимости от наличия признака занятости канала. Схема переключения каналов обеспечивает также отключение канала обработки при наличии двойной ошибки с ячейки ЯС1-ПЕ095 или при выключенном выключателе КАНАЛЫДШ 1 (2) на пульт-табло. По сигналу "Конец обработки 1(2)", поступающему с ячейки ЯС1-ПЕ095, схема переключения каналов приводится в исходное состояние.

Счетчики 1,2 осуществляют деление частоты для обеспечения работы канала 1 (2) дешифратора информации (ЯС1-ПЕ095).

Дешифратор информации предназначен для:

декодирования ИЧ;

исправления одиночных и обнаружения двойных ошибок;

выдачи информации на аппаратуру обработки. В ячейке ЯС1-ПЕ095 выполнены схемы двух идентичных каналов.

Каждый двоичный разряд в сигнале ИЧ передается на четырех позициях: две позиции в ИЧ первого повторения и две позиции в ИЧ второго повторения. Позиции разнесены относительно друг друга на 160 мкс. Анализ поступившей информации осуществляется последовательно для каждого разряда. Для этого происходит совмещение во времени всех четырех позиций каждого разряда. Совмещение достигается за счет задержки сигнала ИЧ первого повторения на 160 мкс. Задержка производится с помощью двух двадцатиразрядных регистров 1 и 2. Регистр 1 обеспечивает задержку символов "1" из сигнала ИЧ, а регистр 2 - символов "0".

Если первый канал дешифратора свободен, то схема переключения каналов сформирует сигнал Пр1. Импульсы частоты 500 кГц с выхода счетчика 1 ячейки ЯС1-РБ064 поступают на вход счетчика 1 ячейки ЯС1-ПЕ095. Счетчик осуществляет деление частоты. Импульсы частоты 125 кГц (Тп = 8 мкс) используются для сдвига информации в регистрах 1 и 2. Кроме этого, выходы счетчика 1 подключены к дешифратору 1. Дешифратор формирует ряд сигналов синхронизации.

Для выделения символов 0 из сигнала ИЧ используется входной сигнал ИЧ-0 мкс, поступающий на вход триггера 0. Триггер 0 дополняет регистр 2 до 21-го разряда. Через 160 мкс информация 1 повторения, соответствующая символам 1 в сигнале ИЧ, будет записана в регистр 2. Причем в регистр 2 запишутся сигналы 1 в те разряды, в которых в сигнале ИЧ первого повторения имеются символы 0.

Для выделения символов 1 используется сигнал "ИЧ-4 мкс", поступающий на вход триггера 1. Триггер 1 дополняет регистр 1 до 21-го разряда. В регистр 1 запишутся сигналы уровня в те разряды, в которых в сигнале ИЧ имеются символы 1.

В результате, по окончании приема информации первого повторения с приходом первого разряда информации второго повторения первый разряд первого повторения будет находиться в 20-м разряде регистра 1 (2), а первый разряд второго повторения будет записан на триггер 1 (0). Следующим тактовым импульсом на месте первого разряда первого и второго повторений будет второй разряд и так далее. Эти разряды с выходов 20-го разряда регистра 1 и 2, а также с выходов триггеров 1 и 0 поступают на вход схемы анализа (схемы совпадения 21, 22, схемы "Исключающее ИЛИ" 1, 2, 3, 4 и схема 2И - ИЛИ 1). Данные схемы осуществляют анализ наличия одиночных и двойных ошибок. Одиночными ошибками являются такие ошибки, которые можно исправить. Двойные ошибки исправить нельзя, так как информация искажается в информационной части первого и второго повторений. Через 170 мкс формируется сигнал, устанавливающий триггер ОШ в единичное состояние. После этого начинается анализ сигнала ИЧ первого и второго повторений. Для этого сигнал с единичного выхода триггера ОШ подключает в работу схемы анализа ошибок и разрешает дешифратору формирование по окончании анализа сигналов СГ1 и "Конец обработки".

Обнаружение и исправление одиночных ошибок осуществляется с помощью схем совпадения 21,22. Сигнал, выделенный одной из схем совпадения, поступает на вход S или R триггера 1, устанавливая его в соответствующее состояние в зависимости от результатов анализа.

Если необходимо исправление нуля на единицу, то триггер 1 устанавливается в единичное состояние, в противном случае - наоборот. После анализа данный разряд переписывается в регистр 1. После окончания анализа в регистре 1 будет находиться 20-разрядное слово информации, готовое к выдаче в аппаратуру обработки. Через 328 мкс на выходе дешифратора 1 сформируется сигнал СГ1, поступающий на формирователь информационных стробов, расположенный в ячейке ЯС1-ПК077. Формирователь информационных стробов по сигналу СГ1 формирует сигнал "Счит.1" на регистр 1 ячейки ЯС1-ПЕ095. В результате информация параллельным двадцатиразрядным кодом поступает на аппаратуру обработки.

Через 330 мкс дешифратор 1 формирует сигнал "Конец обработки", который поступает на вход ячейки ЯС1 РБ064, приводя схему переключения каналов в исходное состояние.

Для обнаружения двойные ошибок служат схемы "Исключающее ИЛИ" 1-4 и 2И-ИЛИ I. При обнаружении двойной ошибки триггер ОШ устанавливается в нулевое состояние. На его выходе формируется сигнал "Тг ош1", приводящий схему переключения каналов в исходное состояние.

Информация, поступающая в аппаратуру обработки, объединяется с двух каналов дешифратора информационной части с помощью схемы ИЛИ.

 



Поделиться:




Поиск по сайту

©2015-2024 poisk-ru.ru
Все права принадлежать их авторам. Данный сайт не претендует на авторства, а предоставляет бесплатное использование.
Дата создания страницы: 2019-12-21 Нарушение авторских прав и Нарушение персональных данных


Поиск по сайту: