МУЛЬТИПЛЕКСОРЫ/ ДЕМУЛЬТИПЛЕКСОРЫ.
Мультиплексоры.
Назначение и принцип работы.
Мультиплексор является устройством, которое осуществляет выборку одного из нескольких входов и подключает его к своему выходу. Мультиплексор имеет несколько информационных входов (D0, D1,...), адресные входы (А0 А1,...), вход для подачи стробирующего сигнала С и один выход Q. На рис. 6.26,ф показано символическое изображение мультиплексора с четырьмя информационными входами.
Каждому информационному входу мультиплексора присваивается номер, называемый адресом. При подаче стробирующего сигнала на вход С мультиплексор выбирает один из входов, адрес которого задается двоичным кодом на адресных входах, и подключает его к выходу.
рис 6.26
Таким образом, подавая на адресные входы адреса различных информационных входов, можно передавать цифровые сигналы с этих входов на выход Q. Очевидно, число информационных входов nинф и число адресных входов nадр связаны соотношением nинф = 2nадр.
Таблица 6.13 | |||
Адресные входы | Стробирующий сигнал | Выход | |
A1 | A0 | ||
* | * | ||
D0 | |||
D1 | |||
D2 | |||
D3 |
Функционирование мультиплексора определяется табл. 6.13. При отсутствии стробирующего сигнала (C = 0) связь между информационными входами и выходом отсутствует (Q = 0). При подаче стробирующего сигнала (C = l) на выход передается логический уровень того из информационных входов Di, номер которого i в двоичной форме задан на адресных входах. Так, при задании адреса AlA0 = ll2 = 310 на выход Q будет передаваться сигнал информационного входа с адресом 310, т. е. D3.
(6.24) |
По этой таблице можно записать следующее логическое выражение для выхода Q:
|
Построенная по этому выражению принципиальная схема мультиплексора показана на рис. 6.26,б.
В тех случаях, когда требуется передавать на выходы многоразрядные входные данные в параллельной форме, используется параллельное включение мультиплексоров по числу разрядов передаваемых данных.
Использование мультиплексоров для синтеза комбинационных устройств.
Мультиплексоры могут быть использованы для синтеза логических функций. При этом число используемых в схеме элементов (корпусов интегральных микросхем) может быть значительно уменьшено.
Логическое выражение мультиплексора (6.24) содержит члены со всеми комбинациями адресных переменных. Следовательно, если требуется синтезировать функцию трех переменных f(x1, x2, х3), то две из этих переменных (например, x1, х2) могут быть поданы на адресные входы А1, и А0, и третья x3 - на информационный вход.
Например, пусть требуется синтезировать функцию, заданную табл. 6.14. Логическое выражение функции
Рассматривая переменные xl, х2 в качестве адресных переменных получим табл. 6.15, из которой видно, что мультиплексор на выходе Q реализует заданную логическую функцию. Принципиальная схема показана на рис. 6.27.
Таблица 6.14 | Таблица 6.15 | |
Очевидно, на четырехвходовых мультиплексорах может быть синтезирована любая функция трех переменных, на восьмивходовых мультиплексорах - любая функция четырех переменных и т. д.
При синтезе комбинационных схем мультиплексоры могут быть использованы совместно с элементами некоторого базиса. Пусть общее число переменных функций n. Тогда, если мультиплексор имеет nадр адресных входов, то на них подаются nадр переменных, а на его информационные входы подаются функции n-nадр переменных.
|
рис 6.27
рис 6.28
рис 6.29
Пусть, например, требуется синтезировать логическую функцию четырех переменных с использованием четырехвходового мультиплексора. Если адресными переменными являются x1, х2, то на информационные входы мультиплексора должны подаваться функции переменных х3 и x4, определяемые показанными в табл. 6.16 областями таблицы Вейча. Внутри каждой очерченной для информационных входов области таблицы Вейча проводится минимизация обычными методами, после чего строятся схемы, формирующие подаваемые на информационные входы мультиплексора функции.
Покажем этот прием на реализации функции, заданной табл. 6.17.
При подаче переменных x1 и х2 на адресные входы мультиплексора на его информационные входы должны подаваться D0 = 1; D1 = 0; D2 = x3 . 4, D3 = 4. Реализующая заданную функцию схема показана на рис. 6.28.
Следует иметь в виду, что синтезируя логическое устройство с использованием мультиплексора, необходимо также построить вариант схемы без использования мультиплексора. Затем сравнением полученных вариантов определить, какой из вариантов оказывается лучшим по числу используемых в схеме корпусов интегральных схем.