| Имя | Проектирование микропроцессорных систем |
| Вопросов | |
| Максимальный балл | |
| Перемешивать вопросы |
|
| Представлять вопросов | 11 % |
Вопрос: Входной сигнал микропроцессора HOLD (Вес: 4)
| Осуществляет сброс микропроцессора | |
| Информирует микропроцессор о готовности данных памяти | |
| Выполняет захват микропроцессора | |
| Осуществляет вход в режим прерывания |
Вопрос: Входной сигнал микропроцессора INT (Вес: 4)
| Осуществляет сброс микропроцессора | |
| Информирует микропроцессор о готовности данных памяти | |
| Выполняет захват микропроцессора | |
| Осуществляет вход в режим прерывания |
Вопрос: Входной сигнал микропроцессора RESET (Вес: 4)
| Осуществляет сброс микропроцессора | |
| Информирует микропроцессор о готовности данных памяти | |
| Выполняет захват микропроцессора | |
| Осуществляет вход в режим прерывания |
Вопрос: Главное назначение системного контроллера (Вес: 4)
| Генерация частоты микропроцессора | |
| Распределение шин адреса и данных | |
| Формирование сигналов шины управления | |
| Формирование сигналов рукопожатия последовательного интерфейса |
Вопрос: Адреса регистров управляющих слов каналов в БИС счетчика ВИ53 задаются (Вес: 4)
| Только сигналами 11 на входах А0, А1 | |
| Только разрядами 7, 6 управляющего слова | |
| Сигналами 11 на входах А0, А1, и разрядами 7, 6 управляющего слова |
Вопрос: В укзателе стека SP находится следующая информация: (Вес: 4)
| Адрес первой свободной ячейки стека | |
| Адрес последней занятой ячейки стека | |
| Количество ячеек стека памяти | |
| Максимальный адрес стекового пространства |
Вопрос: В I8080 организация вычислительного процесса осуществлена следующим образом (Вес: 4)
| Одношинная | |
| Двухшинная | |
| Трехшинная |
Вопрос: В асинхронном двунаправленном режиме могут работать следующие из портов ППА (Вес: 4)
| А, С, В | |
| А, С | |
| А, В | |
| В | |
| А | |
| С |
Вопрос: В асинхронном однонаправленном режиме могут работать следующие из портов ППА (Вес: 4)
| А, С, В | |
| А, С | |
| А, В |
Вопрос: При А0=1 адресуются следующие управляющие слова контроллера прерываний (КП) (Вес: 4)
| ICW2, ICW3, OCW1 | |
| ICW1, OCW1, OCW3 | |
| ICW2, OCW2, OCW3 | |
| OCW1, OCW2, OCW3 |
Вопрос: Контроллеры прерываний с помощью каскадирования могут обработать следующее максимальное количество сигналов запроса (Вес: 4)
Вопрос: Назначение сигнала CLK на входе канала счетчика таймера ВИ53 (Вес: 4)
| Сброс счетчика | |
| Подача частоты | |
| Разрешение счета в счетчике | |
| Выход оканчания счета в счетчике |
Вопрос: Назначение сигнала GATE на входе канала счетчика таймера ВИ53 (Вес: 4)
| Сброс счетчика | |
| Подача частоты | |
| Разрешение счета в счетчике | |
| Выход оканчания счета в счетчике |
Вопрос: Назначение сигнала OUT на выходе канала счетчика таймера ВИ53 (Вес: 4)
| Сброс счетчика | |
| Подача частоты | |
| Разрешение счета в счетчике | |
| Выход оканчания счета в счетчике |
Вопрос: У БИС счетчика ВИ53 отсутствует следующий из режимов (Вес: 4)
| Таймера | |
| Генератора сигналов | |
| Генератора меандра | |
| Сравнения | |
| Одновибратора | |
| Програмно и аппаратно формируемый строб |
Вопрос: Сигналом чтения из устройства ввода/вывода является следующий из сигналов (Вес: 4)
| MRD | |
| IOW | |
| IOR | |
| MWR | |
| ALE |
Вопрос: Стробом записи в оперативную память является следующий из сигналов (Вес: 4)
| MRD | |
| IOW | |
| IOR | |
| MWR | |
| ALE |
Вопрос: Стробом чтения информации из контроллера прерывания является следующий из сигналов (Вес: 4)
| MRD | |
| IOW | |
| IOR | |
| MWR | |
| INTA |
Вопрос: На входах ППА следующий набор сигналов А0 и А1адресует порт С (А1 А0) (Вес: 4)
| 0 0 | |
| 0 1 | |
| 1 0 | |
| 1 1 |
Вопрос: На входах ППА следующий набор сигналов А0 и А1 адресует регистр управляющего слова (Вес: 4)
| 0 0 | |
| 0 1 | |
| 1 0 | |
| 1 1 |
Вопрос: На входах счетчика ВИ53 следующий набор сигналов А0 и А1 адресует счетчик ST1 (Вес: 4)
| 0 0 | |
| 0 1 | |
| 1 0 | |
| 1 1 |
Вопрос: На входах счетчика ВИ53 следующий набор сигналов А0 и А1 адресует регистры управляющих слов (Вес: 4)
| 0 0 | |
| 0 1 | |
| 1 0 | |
| 1 1 |
Вопрос: В состав главных сигналов шины управления входит следующий перечень сигналов (Вес: 4)
| RESET, MRD, HOLD, INTA | |
| MRD, READY, SYNC, IOW | |
| MRD, MWR, IOR, IOW, INTA | |
| IOW, HLDA, STB, MWR, ALE |
Вопрос: На вход RD в ППА подается следующий сигнал (Вес: 4)
| INTA | |
| MR | |
| MW | |
| IOW | |
| IOR |
Вопрос: На вход WR в ППА подается следующий сигнал (Вес: 4)
| INTA | |
| MR | |
| MW | |
| IOW | |
| IOR |
Вопрос: На вход WR таймера ВИ53 подается следующий сигнал (Вес: 4)
| INTA | |
| MR | |
| MW | |
| IOW | |
| IOR |
Вопрос: Микропроцессор от микроконтроллера отличается (Вес: 4)
| Наличием у микроконтроллера внешних шин адреса и данных | |
| Наличием у микропроцессора внутренней памяти программ и данных | |
| Отсутствием у микропроцессора внутренней памяти программ и данных | |
| Наличием у микропроцессора систем прерываний |
Вопрос: Контроллер прерываний (КП) ВН59 оперирует следующей таблицей (Вес: 4)
| С жесткой таблицей векторов | |
| С плавающей таблицей векторов | |
| С жестко-плавающей таблицей векторов | |
| С мягко-плавающей таблицей векторов |
Вопрос: Управление маской запросов прерываний осуществляется с помощью следующего управляющего слова контроллера прерываний (КП) (Вес: 4)
| ICW1 | |
| OCW1 | |
| OCW2 | |
| OCW3 |
Вопрос: Контроллер прерываний имеет следующее количество адресов (Вес: 4)
| Один | |
| Два | |
| Три | |
| Четыре |
Вопрос: БИС таймера ВИ53 имеет следующее количество независимых счетчиков (Вес: 4)
| Один | |
| Два | |
| Три | |
| Четыре |
Вопрос: ППА имеет следующее количество портов (Вес: 4)
| Один | |
| Два | |
| Три | |
| Четыре |
Вопрос: Укажите полный перечень режимов, в которых может работать порт А ППА (Вес: 4)
| 0, 1, 2 | |
| 0, 1 | |
| 0, 2 | |
Вопрос: Укажите полный перечень режимов, в которых может работать порт С ППА (Вес: 4)
| 0, 1, 2 | |
| 0, 1 | |
| 0, 2 | |